上升沿和下降沿

数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路 中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变 为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿。

硬件描述语言中,用“posedge”表示“上升沿”。

上升沿就是从0变成1中间的过程
下降沿就是从1变成0中间的过程

原文链接: https://www.cnblogs.com/azbane/p/7484669.html

欢迎关注

微信关注下方公众号,第一时间获取干货硬货;公众号内回复【pdf】免费获取数百本计算机经典书籍;

也有高质量的技术群,里面有嵌入式、搜广推等BAT大佬

    上升沿和下降沿

原创文章受到原创版权保护。转载请注明出处:https://www.ccppcoding.com/archives/399250

非原创文章文中已经注明原地址,如有侵权,联系删除

关注公众号【高性能架构探索】,第一时间获取最新文章

转载文章受原作者版权保护。转载请注明原作者出处!

(0)
上一篇 2023年4月12日 上午10:03
下一篇 2023年4月12日 上午10:03

相关推荐